طراحی یک آی سی ‏‎pll‎‏ با ‏‎jitter‎‏ پائین و توان مصرفی کم، در تکنولوژی ‏‎coms,0.35pm‎‏

پایان نامه
چکیده

این پایان نامه شامل طراحی و شبیه سازی یک ‏‎pll‎‏ ، با توان مصرفی کم و ‏‎jitter‎‏ پائین ، و در رنج فرکانسی ‏‎1ghz-2ghz‎‏ ، در تکنولوژی ‏‎cmos,0.35um‎‏ می باشد.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی یک آی سی ‏‎pll‎‏ با ‏‎jitter‎‏ پائین و توان مصرفی کم، در تکنولوژی ‏‎cmos,0/35um‎‏

این پایان نامه ، شامل طراحی و شبیه سازی یک ‏‎pll‎‏ ، با توان مصرفی کم و ‏‎jitter‎‏ پائین در رنج فرکانسی ‏‎1ghz-2ghz‎‏ ، در تکنولوژی ‏‎cmos,0/35um‎‏ می باشد.به منظور بدست آوردن فرکانس بالا و توان مصرفی کم ، یک اسیلاتورحلقوی با دو ‏‎delay stage‎‏ معرفی می شود.ساختار دیفرانسیلی این اسیلاتور موجب کاهش نویز تغذیه تزریق شده به مدار می گردد. علاوه بر آن بخاطر ‏‎swing‎‏ ولتاژ بالا، ‏‎phase noise‎‏ در م...

15 صفحه اول

طراحی یک تمام جمع کننده جدید برای کاربردهای سرعت بالا و توان مصرفی پائین در تکنولوژی 65نانو متر سی ماس

طراحی یک تمام جمع کننده بهینه با استفاده از روشی جدید به نحوی است که با استفاده از کمترین ترانزیستور، توان مصرفی و تاخیر انتشار کاهش یابد و سرعت عملکرد افزایش یابد. سپس مدارات طراحی شده با نرم افزارهای مربوطه مانندhspice و ... شبیه سازی شده و اجرا می شود و نتایج بدست آمده با نتایج کارهای انجام شده قبلی در مقالات و مستندات مقایسه و نتایج بهبود یافته ارائه می شود

طراحی PLL دو حلقه ای مبتنی بر آشکارسازی فاز پنجره‌ای با سرعت قفل بالا، توان مصرفی و اسپور مرجع پایین

In this paper, a dual loop PLL with short locking time, low power consumption and low reference spur is presented. The output frequency and reference frequency of the designed circuit are 3.2 GHz and 50 MHz, respectively, aimed to WiMAX applications. In the proposed circuit in locked state, some parts of the circuit could be powered off, to reduce overall power consumption. Phase detection in t...

متن کامل

طراحی و شبیه‌سازی تقویت‌کننده کم نویز باند باریک با توان مصرفی پایین در فناوری 180 نانومترCMOS

خلاصه: در این مقاله، طراحی تقویت‌کننده کم نویز (LNA) با القاگر در سورس در فرکانس 2.4GHz ارائه شده است. فناوری استفاده شده در طراحی این مقاله TSMC 0.18um CMOS است. ساختار کسکود باعث کاهش توان مصرفی در مدار می‌شود[1]؛ از طرفی مزیت استفاده از ساختار کسکود، افزایش امپدانس خروجی در مدار است که این افزایش امپدانس، افزایش بهره مدار را به دنبال دارد. مدار ارائه‌شده یک تقویت‌کننده کم نویز کسکود شده با ا...

متن کامل

طراحی یک تقویت کننده عملیاتیCMOS با توان مصرفی کم با استفاده از تکنیک راه اندازی از طریق بدنه

در این مقاله برآنیم، که تقویت‌کننده هدایت انتقالی (OTA1) در تکنولوژی CMOS را از طریق بدنه (Bulk Driven) راه اندازی کنیم. با این روش به مدارهایی با توان مصرفی پایین دست می‌یابیم که با توجه به پهنای باند مناسب آن، برای کاربردهای فرکانس بالا در وسایل مخابراتی بی‌سیم و لوازم پزشکی و... قابل استفاده است. OTA یکی ازساختارهای بنیادی تقویت‌کننده‌هاست. در دهه‌ی اخیر، طراحان مدارهای آنالوگ به ...

متن کامل

طراحی یک تقویت کننده عملیاتیCMOS با توان مصرفی کم با استفاده از تکنیک راه اندازی از طریق بدنه

در این مقاله برآنیم، که تقویت‌کننده هدایت انتقالی (OTA1) در تکنولوژی CMOS را از طریق بدنه (Bulk Driven) راه اندازی کنیم. با این روش به مدارهایی با توان مصرفی پایین دست می‌یابیم که با توجه به پهنای باند مناسب آن، برای کاربردهای فرکانس بالا در وسایل مخابراتی بی‌سیم و لوازم پزشکی و... قابل استفاده است. OTA یکی ازساختارهای بنیادی تقویت‌کننده‌هاست. در دهه‌ی اخیر، طراحان مدارهای آنالوگ به ...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023